台积电越来越依赖ASML的EUV光刻机:3nm需要20层
2020-10-22 14:07
快科技
关注
台积电是第一家将EUV(极紫外)光刻工艺商用到晶圆代工的企业,目前投产的工艺包括N7+、N6和N5三代。
其中N7+即第二代7nm,EUV总计4层。即便如此,这也相较于多重曝光也节省了时间,提高了芯片的生产效率。
不过,迭代到5nm后,EUV的层数达到了14层,包括但不限于触点、过孔以及关键金属层等过程。
而最快2022年投产的3nm,为了实现15%的性能提升、30%的功耗下降以及70%的密度增加,ASML(阿斯麦)透露,EUV将超过20层,也就是鳍片和栅极都要引入EUV切割掩模。
阿斯麦CEO Peter Wennink表示,EUV层数增加有很多好处,比如只需要单重曝光而不是DUV设备的多重曝光,对DRAM芯片同样如此。
为此,台积电将需要确保EUV光刻机的安装数量,但他们显得非常有信心。
作者:万南来源:快科技
声明:
本文系OFweek根据授权转载自其它媒体或授权刊载,目的在于信息传递,并不代表本站赞同其观点和对其真实性负责,如有新闻稿件和图片作品的内容、版权以及其它问题的,请联系我们。
图片新闻
发表评论
请输入评论内容...
请输入评论/评论长度6~500个字
暂无评论
暂无评论