降低100G系统功耗的六大关键技术
2013-01-10 11:38
来源:
C114
关键技术之一:持续提升ASIC工艺
目前业界主流的波分设备商均自主研发ASIC芯片,并通过芯片制程的提升来降低芯片的功耗,为OTN系统降功耗打下基础。100G系统的设计也一直紧跟芯片工艺改进的步伐并享受升级带来的巨大节能收益,通过改进ASIC的工艺,100G业务单板的节能成果显著。
通过下图的数据可以发现,目前已经成熟使用45nm工艺,相对130nm工艺能使门电路功耗降低50%;未来ASIC设计达到28nm时,100G系统的功耗还会大幅下降,达到甚至优于当前的10G 单位比特功耗水平。
图3 ASIC工艺改进节能效果
关键技术之二:降低光模块功耗
在100G系统中,光模块的功耗也占有相当的比例,因此降低光模块的功耗,也具有重要意义。
光模块主要通过采用自适应电源管理技术,对模块关键功耗芯片的工作状态进行动态调节,能有效降低处于待机状态模块的功耗最大可达60%。
图4 光模块电源管理优化

声明:
本文由入驻维科号的作者撰写,观点仅代表作者本人,不代表OFweek立场。如有侵权或其他问题,请联系举报。
图片新闻
最新活动更多
-
7月30-31日报名参会>>> 全数会2025中国激光产业高质量发展峰会
-
7.30-8.1马上报名>>> 【展会】全数会 2025先进激光及工业光电展
-
免费参会立即报名>> 7月30日- 8月1日 2025全数会工业芯片与传感仪表展
-
精彩回顾立即查看>> 维度光电·引领光束质量分析应用全新浪潮【免费下载白皮书】
-
精彩回顾立即查看>> 2024(第五届)全球数字经济产业大会暨展览会
-
精彩回顾立即查看>> 【线下会议】全数会2024电子元器件展览会
推荐专题
发表评论
请输入评论内容...
请输入评论/评论长度6~500个字
暂无评论
暂无评论